Descargar como docx, pdf o txt
Descargar como docx, pdf o txt
Está en la página 1de 2

LABORATORIO DE DISPOSITIVOS DE ALMACENAMIENTO y E/S

PREVIO #1
INTRODUCCIÓN A LAS MEMORIAS

1- Desde la perspectiva del diseño digital, ¿qué significa decodificación?

La decodificación convierte un código de entrada de n bits en un código de salida de m bits, de


tal forma que se cumpla que 𝑛 ≤ 𝑚 ≤ 2𝑛 , tal que para cada palabra válida codificada en la
entrada exista un único código de salida. Un decodificador se define como una red lógica de
varias salidas con n entradas y 2n señales de salida, para cada posible condición de entrada, una
y solo una señal de salida tendrá el valor lógico 1.

2- Realizar el diseño de un decodificador de 2 a 4 líneas, con entrada en binario natural y salidas


activadas en nivel alto (1), además el diseño deberá tener una terminal habilitadora activada en
nivel bajo (0), todo el diseño empleará sólo compuertas lógicas. …… (valor 50%)

El circuito será:

E A1 A0 S0 S1 S2 S3
1 X X 0 0 0 0
0 0 0 1 0 0 0
0 0 1 0 1 0 0
0 1 0 0 0 1 0
0 1 1 0 0 0 1

(Esta implementación se utilizará en el desarrollo de la práctica)

3- ¿Qué propósito general tienen los dispositivos de memoria en una PC?

Permiten almacenar la información que la CPU va estar usando continuamente ya sea de forma
permanente o temporal. Así por ejemplo la CPU va a estar ocupando continuamente y/o
permanentemente información que almacena la memoria principal y temporalmente y/o
opcionalmente usará información que almacena la memoria secundaria, ambas con el propósito
de continuar ejecutando instrucciones.
4- Los dispositivos de memoria de acceso aleatorio se conforman de 4 bloques básicos, nómbrelos:
- Bloque de direccionamiento
- Bloque de control
- Bloque de almacenamiento
- Bloque de E/S de información

5- ¿Qué bloque de los anteriores le da a la memoria RAM su capacidad de acceso aleatorio y qué
dispositivo combinacional lo conforma?

El bloque de direccionamiento y el dispositivo que lo conforma es el decodificador.

6- ¿Cuál o cuáles de las configuraciones de salida de la tecnología TTL, nos permite conectar a las
celdas de memoria en un bus común o lógica alambrada?

Configuración de salida de colector abierto y de tres estados.

También podría gustarte